درخواست كمك VLSI

paniz_s

عضو جدید
كسی هست كه بتونه تو تحليل مدار با HSPICE من رو راهنمایی‌ كنه.
من ميخوام يه مدار AND دو ورودي رو براي حداقل كردن توان و تاخير ترانزيستورها تحليل كنم.
لطفا من رو راهنمايی كنيد.
ممنون.
 

maryam_r.danesh

عضو جدید
سلام
ببینید باید اول طراحیتون را انجام بدید k,l ترانزیستورها رو اول استاندارد بگذارید (حالا هر استانداردی که می خواهید باشه من معمولا 13n را انتخاب می کنم ) بعد به تعداد ترانزیستورها k انتخاب کنید وآنها را swip بدید مثلا0.01 و بهترین حالت رو از روی نمودارش انتخاب کنید
اگر بگید که دقیقا کجاش را مشکل دارید شاید بیشتر بتونم کمک کنم
 

paniz_s

عضو جدید
سلام
ببینید باید اول طراحیتون را انجام بدید k,l ترانزیستورها رو اول استاندارد بگذارید (حالا هر استانداردی که می خواهید باشه من معمولا 13n را انتخاب می کنم ) بعد به تعداد ترانزیستورها k انتخاب کنید وآنها را swip بدید مثلا0.01 و بهترین حالت رو از روی نمودارش انتخاب کنید
اگر بگید که دقیقا کجاش را مشکل دارید شاید بیشتر بتونم کمک کنم
ممنون از لطفتون.
راستش من تا حالا با HSPICE کار نکردم. مشکل اینجاست که میخوام نمودار تغییرات توان رو بررسی کنم. اما نمیدونم باید w/l همه ترانزیستورها تغییر کنه یا فقط طبقه inverter؟ و از طرفی مشخصه تاخیر رو با چه دستوری میتونم ببینم؟
یه سوال دیگه....شما میدونید خازن طبقه خروجی تو این مدار مقدارش چه تاثیری داره؟
باز هم ممنون.
 
Similar threads
Thread starter عنوان تالار پاسخ ها تاریخ
sheida_20 پروژه VLSI الکترونیک 3

Similar threads

بالا